Cadence 15.7-笔记-03


  • 根据Datasheet中的封装尺寸确定PCB上的Footprint尺寸:

    1、  引脚尺寸;(单个最小引脚)

    2、  Silkscreen外框;(中央主体投影)

    3、  Assembly外框;(中央大主体连接引脚)

    4、  Placebound尺寸。(整个器件外框)

  • 为了避免焊接或安装过程中伤及板上的走线,电路板上的走线通常与板边有一定距离。创建的允许布线区域叫Route Keepin。
  • 允许零件摆放区域:Package keepin。

  • 高速电路中的电源线通常要设置得比较宽,以减小电源系统分配系统的阻抗,因此电源走线通常都要单独设置线宽规则。可使用20mil。
  • 利用OrCAD Capture CIS 进行原理图设计;利用Cadence PCB Editor 进行PCB布局布线;光绘文件(Artwork)制作,生成Gerber文件。

  • Package Type:

     Homogeneous 同款子部件

     Heterogeneous不同款子部件

     CTRL+N 切换到另外子部件

     CTRL+B 切换到原来子部件

  • F4 持续放置总线入口

    CTRL 拖动线或者按F4,持续连接总线入口线

    ED[0..31]     ED[0:31]

  • 生成网表

    1、 重新编号;

    2、 DRC检查;

    3、 生成网表。

  • 如何快速积累经验:

    1、 学习SI、PI、EMC设计的基本原理。

    2、 向高手学,不是向老手学。

    3、 仔细分析学到的经验方法。

    4、 设计中仿真验证。

    5、 后期测试,对比仿真结果。

    6、 下次使用上次经验。

  • Allegro PCB Editor:用于创建修改设计文件,是主要的设计工具。

  • Padstack Designer:用于创建及修改焊盘padstacks。

  • DB Doctor:用于检查设计数据中的错误。生成光绘文件前必须进行DBDoctor检查。

  • Allegro Constraint Manager:约束管理器,布局布线约束规则的创建、管理、评估、检查等。可以与Allegro PCB Editor和Allegro PCB SI等完美集成,非常方便进行交互设计。

  • Allegro PCB Router:自动布线工具。

  • Allegro PCB SI:电路板信号完整性仿真工具,反射、串扰等噪声分析。布线前后都可使用,布线前主要进行约束规则的开发。

  • Allegro PCB PI:电源完整性仿真工具。可能不能仿真电源平面分割情况,可以用其他工具替代。

  • IPC 7351 封装参看组织网站

    免费软件PCBM IPC Viewer